Difference between revisions of "Ettus N210"
Onnowpurbo (talk | contribs) |
Onnowpurbo (talk | contribs) |
||
(One intermediate revision by the same user not shown) | |||
Line 1: | Line 1: | ||
[[File:n210.png|center|400px|thumbnail]] | [[File:n210.png|center|400px|thumbnail]] | ||
+ | Ettus N210 adalah versi yang disempurnakan dari Ettus N200 yang mencakup FPGA yang lebih besar. Hal ini memungkinkan pengguna untuk memindahkan fungsionalitas tambahan ke dalam FPGA, meningkatkan kemampuan pemrosesan maksimum hingga 100 MS/dtk di kedua arah sekaligus menawarkan peningkatan potensial dalam latensi pemrosesan. | ||
− | + | Sayangnya aplikasi SDR untuk eNB & gNB membutuhkan base clock yang kelipatannya tidak bulat 100MHz. Contoh srsLTE membutuhkan SDR dengan base clock kelipatan 1.92MHz (100MHz base clock bukan kelipatan 1.92MHz). Secara teori, aplikasi eNB / gNB dapat bekerja dengan kecepatan clock yang lain dan melakukan resampling, tapi pada kenyataannya ini tidak dilakukan. Konsekuensinya N210 tidak di rekomendasikan untuk digunakan untuk pengembangan eNB (4G) / gNB (5G). | |
− |
Latest revision as of 09:09, 23 November 2022
Ettus N210 adalah versi yang disempurnakan dari Ettus N200 yang mencakup FPGA yang lebih besar. Hal ini memungkinkan pengguna untuk memindahkan fungsionalitas tambahan ke dalam FPGA, meningkatkan kemampuan pemrosesan maksimum hingga 100 MS/dtk di kedua arah sekaligus menawarkan peningkatan potensial dalam latensi pemrosesan.
Sayangnya aplikasi SDR untuk eNB & gNB membutuhkan base clock yang kelipatannya tidak bulat 100MHz. Contoh srsLTE membutuhkan SDR dengan base clock kelipatan 1.92MHz (100MHz base clock bukan kelipatan 1.92MHz). Secara teori, aplikasi eNB / gNB dapat bekerja dengan kecepatan clock yang lain dan melakukan resampling, tapi pada kenyataannya ini tidak dilakukan. Konsekuensinya N210 tidak di rekomendasikan untuk digunakan untuk pengembangan eNB (4G) / gNB (5G).